被视作高深的高速电路设计当中,其核心实际是要处理好信号以及电流在高速跳变状况下的物理行为,许多工程师于低速设计之时积累的经验,在进入高速领域后常常会失效,甚至……
被视作高深的高速电路设计当中,其核心实际是要处理好信号以及电流在高速跳变状况下的物理行为,许多工程师于低速设计之时积累的经验,在进入高速领域后常常会失效,甚至还会变成干扰源,理解其中的关键要点,能够帮你减少许许多多的弯路。
高速信号到底什么是高速
有不少人臆想频率高等同于高速,实际上并非如此,事实并非这般。信号是不是高速,关键要看它的上升时间或者下降时间。就算时钟频率仅有100MHz,要是边沿陡峭至纳秒级,它所含的高频分量将会极为丰富,这便属于高速信号的范畴。进行判断之际,可以大致通过信号带宽(约0.35/上升时间)与走线长度的关联来衡量。当走线长度超出信号波长的1/6时,便得按照高速逻辑来处置,不然反射和失真会严重干扰系统正常运作。
怎么做好阻抗匹配
高速电路噪声的主要来源是阻抗不匹配,信号在传输线上传播,一旦遇到阻抗突变,便会发生反射,解决的关键便是保证源端、负载端及传输线的特征阻抗趋同,常用的端接方法包含源端串联电阻与终端并联电阻,源端串联适宜点对点连接,可吸收反射回来的能量,终端并联则适用于多负载情形,能给信号提供一个低阻抗的吸收路径,具体选用何种,需依据你的拓扑结构与功耗要求来定。
电源完整性为什么影响大
高速电路里,电源并非单纯只是提供能量的节点,其自身便是头号噪声源当中的一个。芯片在瞬间抽取大电流之际,要是电源分配网络阻抗过高,就会出现显著的电压跌落以及地弹现象,径直致使逻辑误判。确保电源完整性的关键在于降低整个通路的阻抗,如此便需要合理布局去耦电容。大点的电容承担低频储能的职责,小点的电容负责滤除高频噪声,与此同时要达成电容到芯片引脚的回路尽可能短,缩减寄生电感。
如何控制串扰和电磁干扰
串扰在走线之间源于互感与互容,于高速设计里边是不能被忽视的。增大线间距是减小串扰最为有效的办法了,基于通常的3倍线宽原则能够显著地予以改善。与此同时,保证存在完整的参考平面,致使信号回流路径成为最短的、面积是最小的,这样也能够极大地使之降低对外辐射以及干扰程度也算是颇高的。除此之外,关键敏感的信号像是时钟、复位线等情况,需要远离频繁跳动的IO接口,并且运用GND线或者地孔来加以保护。
在实际项目里头,你所碰到的最难于去解决的那信号完整性方面的问题究竟是什么?欢迎来到评论区去分享你的经历,要是觉得有用处的话可别忘了点个赞然后进行转发。
微信扫一扫