己亲身测试Altium Designer 22.6,遭遇过因差分对等长绕线直接采用手动拉线致使阻抗出现不连续进而DRC频繁狂报绿色的状况,新手只要依照步骤逐个进行操作,便能轻易躲开……
己亲身测试Altium Designer 22.6,遭遇过因差分对等长绕线直接采用手动拉线致使阻抗出现不连续进而DRC频繁狂报绿色的状况,新手只要依照步骤逐个进行操作,便能轻易躲开这类常见问题。
差分对规则怎么设
【新手避坑】
频繁出现的报错情形呈现为“差分对内部长度偏差超出界限”,关键性的缘由在于你遗漏了为这一对信号单独添加Net Class,迅速的解决办法是:选定两根网络,通过右键点击网络操作,选择从网络创建类,然后再返回规则之中,将作用范围修改为这个类。
关键的推荐参数里,差分对的间隙,也就是Gap,其最优的值设定为5mil。原因是此种情况下,在4层板叠层的条件之下它可以稳定控制100Ω的差分阻抗,并且加工的良率比较高。要是小于4mil,板厂就会要求加价。而要是大于6mil,抗共模干扰的能力就会变差。
等长绕线参数如何调
【新手避坑】
出现报错“无法创建蛇形线”,往往也就是归结于你所选中的走线段是过于短的,或者是旁边存在着固定对象(比如说铜皮、过孔)。解决的办法为:先是要删除掉附近处于1mm范围以内的铜皮,随后需要把走线拐弯的地方拉长些许进而重新进行调整。
两种方案加以对比,其一为手动绕线 ,此适合高频信号 ,能够精准控制每段弧度 ,然而较为耗时 ;其二是自动匹配长度 ,这适合非关键总线 ,速度较快 ,但容易多绕无意义的弯。取舍的逻辑在于 ,时钟差分对必须采用手动方式 ;普通USB线可先使用自动方式后再进行微调。
DRC报错完整解决流程
第3步:展开“工具”选项,从中找到“设计规则检查”来跑DRC,勾选“Differential Pairs”以及“Matched Lengths”这个项,之后点击进行运行操作。要是遇到有着“Rule Violations”字样这样的红色标记,那就直接朝着报错所对应的坐标跳转过去。
【新手避坑】
高频出现完整报错,内容为:“Length violation on differential pair USB_DP/USB_DN”。其原因在于,绕等长之际,仅仅绕了正线,而负线却没有跟上。一站式解决办法是,首先删掉所有的蛇形线,接着运用交互式差分对布线重新绘制两根线,使其保持完全平行,之后只针对其中一根线进行长度调整,每次增加5mil之后运行DRC验证。
加以强调地提醒,在DRC呈现绿色之前,决然不可以导出Gerber,不然的话,板厂制作出来的差分对会全然不等长,高速设备会直接掉线。
最后给出提醒这儿,本方法主要是针对处于2至12层这个范围数字板之上的差分信号的,像USB、HDMI、LVDS这些。存在不适用的场景,是射频微波板上的微带线耦合,或者柔性FPC设计。有着替代方案,射频板要改用场求解器去计算间隙,FPC则需要把公差放宽到10mil。你的板子上面碰到过那种“绕了等长然而时序依旧不对”这种奇怪的事情吗?在评论区分享一下,我来帮你瞧瞧是不是参考层被切断了。
微信扫一扫
还没有评论呢,快来抢沙发~