亲自测试了Altium Designer 24.6,遭遇过将差分对内等长绕线时那个蛇形线的间距设置成5mil从而致使信号反射极为严重的地步而且阻抗还崩溃了这样的坑,新手只要依照步骤逐……
亲自测试了Altium Designer 24.6,遭遇过将差分对内等长绕线时那个蛇形线的间距设置成5mil从而致使信号反射极为严重的地步而且阻抗还崩溃了这样的坑,新手只要依照步骤逐个地进行操作,便能够轻轻松松躲避这类普遍出现的问题。差分对等长的调节并非那么神秘莫测难以通晓,其关键的要点就在于三件事情之中:误差阈值、绕线的形状、方案的取舍。
差分对等长误差设置多少合适
1. 开启规则设定,通过依照快捷按键DR进入到PCB Rules and Constraints Editor,在左侧的导航栏那里,按照顺序逐个点开Routing ,接着点开Differential Pairs Routing ,再点开Matched Lengths。于“Max length mismatch”的框之中直接置入5mil,随后点击Apply。我实测得出的最优推荐值是这个5mil ,就USB 2.0 / HDMI这类1Gbps以下的信号而言,有着能够保证时序裕量的作用,对于5mil来说,太严的1mil是缠绕线路之时占用空间而且容易失败的情况,太松的10mil则是直接使得眼图闭合。
【新手需避坑】常见的报错情况是,绕完线之后运行DRC时提示“Length mismatch”,核心的出错缘由在于,当你只设置了差分对之间的总长等长后,却忘记打开对内等长,也就是P线与N线之间的匹配。解决办法要快速,先回到规则界面,在Matched Lengths那里勾选“Within differential pair”,接着把同一页的“Max length mismatch”改成5mil,之后重新进行绕线。
蛇形线绕线参数怎么调最稳
2. 交互式绕线参数的调整,通过按T与R进入Interactive Length Tuning模式,接着用鼠标选中那需要进行绕线的差分对,随后按Tab键以弹出属性面板。将Amplitude(振幅)设定为当前线宽的3倍,比如说线宽是6mil的话那就填18mil,把Gap(间距)定为线宽的2倍就是12mil,Style选择“Mitered with arcs”。要是振幅过小的话等长效率就会比较低,可要是太大呢又会挤占走线的空间;而间距要是小于2倍线宽的话就会引入串扰。
对于新手而言要避开下面这些坑,在进行绕线操作之时,鼠标一旦拖动就会出现这样的状况,不是有锐角短路的情况发生,就是绕线的时候不跟随手部动作,出现这种情况的缘由是,未曾开启推挤功能,或者是绕线模式不正确。解决这般问题的办法是,找到属性面板,在其中把Plow模式改为“Push”,之后再勾选“Protect existing routes”。于绕线结束之后,务必要贯彻实施Tools → Design Rule Check,着重去勾选Clearance以及Length规则,而后点击Run Batch。
两种绕线方案怎么选
3. 方案对比实际操作情况:方案A是于差分对较长走线的末尾位置进行集中绕线,其操作的路径为:先选中走线末尾附近的空白区域,然后按T加R之后直接去画蛇形线。方案B则是把补偿量按段进行均匀的分布,每走过一段便按Ctrl加左键来打断路劲,随后分别进行绕等长的操作。考量方式为,若板子空间较大,且信号频率低于五百兆赫兹,像I2S音频这种情况,就选择方案A,如此可节省时间;要是面对高速信号,比如PCIE乃至于SATA,同时空间又比较紧张,那就得选择方案B,因为这样可以保证信号质量更佳。
【新手需防】高频率呈现的完整报错情况是,在将线绕完以后,使用示波器去测量眼图,结果发觉抖动极为严重,并且眼高也并不充足。完备的一站式解决流程如下,第一步是,把所有绕线给删除掉,运用U+A来取消布线,将差分对原始走线尽可能地拉成等长(误差通过手工控制在20mil之内)。之后第二步是,依照方案B再次进行分段绕线,每一段绕线的长度都不能超过总补偿量的30%。第三步,于差分对两端各自并联上0.1uF共模电容直至地。第四步,在绕线区域下方铺设完整的地平面,严禁跨分割。
由于绕线区的阻抗会异常剧烈地突变,所以此方法并不适用于柔性板或者软硬结合板。替代方案为:要么改用同轴差分线缆直接进行飞线,要么在软板区域走短的直线距离,并使用终端电阻进行微调。你是否遭遇过在绕完等长之后板子偶尔出现掉线,而重启后就又恢复正常的状况呢?在评论区抛出你的波形截图,大家一同进行分析。
微信扫一扫
还没有评论呢,快来抢沙发~