作为电子设计自动化范畴里的核心工具,Cadence这项,其功能在芯片设计的整个流程里贯穿,从最开始的架构探寻,电路设计,再到后期的物理达成,仿真验证以及功耗剖析,Cad……
作为电子设计自动化范畴里的核心工具,Cadence这项,其功能在芯片设计的整个流程里贯穿,从最开始的架构探寻,电路设计,再到后期的物理达成,仿真验证以及功耗剖析,Cadence给出了一整套完整的解决办法,明白其核心功能模块以及它们的协作形式,对提高设计效率,保障芯片质量来讲是非常关键的。
Cadence主要功能有哪些
Cadence工具套件依据设计阶段能被划分成多个核心产品,前端设计借助Virtuoso开展模拟电路以及定制数字电路设计,通过Genus来进行逻辑综合,而后端实现是由Innovus承担物理布局布线,由Tempus进行时序签核,验证环节要依靠Xcelium仿真平台以及Palladium硬件加速仿真器,除此之外,Joules着重于功耗分析与优化以保障芯片能效。
Cadence如何帮助芯片设计
于实际项目内部,Cadence工具链构建起无缝工作流,设计起始于系统规划领域,借由数字前端工具去验证架构可行性,步入实现阶段之时,工具自行达成布局、时钟树综合以及布线,并且实时开展时序与物理规则检查,这般高度集成的工作方式大幅度削减了不同工具间数据转换兴许会引入的错误,缩减了设计周期时程,尤其就复杂的先进工艺节点芯片而言极具关键意义。
Cadence仿真功能有什么特点
以高性能以及高精度而闻名的是Cadence的仿真解决方案,支持多核并行计算由此能显著加速数字和混合信号仿真的,是Xcelium仿真器,能够在芯片流片之前把设计加载到专用硬件上运行进而实现接近真实的系统级验证的,是Palladium硬件仿真平台,与UVM验证方法学深度集成从而帮助团队快速搭建验证环境以及有效定位设计缺陷的这些工具,是确保芯片功能正确的关键。
Cadence与其他EDA工具相比优势在哪
Cadence存有优势,优势表现在其平台有着高度集成性以及数据一致性,这一点相较被用来组合点工具的其他方案而言。所有工具都可共享统一数据模型与用户界面,如此这般就能避免出现数据转换以及接口方面的问题情况。它对于最新工艺节点的支持一般来讲更迅速且全面,还会提供从设计一直到制造涉及的全套技术文件。除此之外,它拥有庞大用户社区以及专业技术支撑,能够针对复杂项目提供从方法学开始一直到具体问题排查多方面提供种种全方位协助。
对于那些正处于选择或者使用 EDA 工具进程当中的工程师而言,你觉得在对 Cadence 这类平台展开评估之时,除开工具性能以外,团队的学习成本以及技术支撑的及时性是不是同样具备关键意义呢?欢迎在评论区当中分享你属于自己的实际经验以及看法。
微信扫一扫