技术文档 2026年04月3日
0 收藏 0 点赞 1,535 浏览 1143 个字
摘要 :

实测Cadence 17.4版本的本人,曾踩过在动态铜皮更新后出现短路情况,以及规则管理器误报这两个大坑点,新手只要跟着下面3步,一步步去操作,便能够轻松避开属于这类的常……

实测Cadence 17.4版本的本人,曾踩过在动态铜皮更新后出现短路情况,以及规则管理器误报这两个大坑点,新手只要跟着下面3步,一步步去操作,便能够轻松避开属于这类的常见问题

第1步 走线前强制锁定叠层与线宽参数

执行菜单命令Setup,选择Cross-section,把每层铜厚统一设置为1.4mil,这是最优推荐值,用于平衡阻抗和细线成品率,线宽在Constraint Manager里,于Physical中设定5mil作为默认值。要是走线之后更改叠层,已经布好的线段不会自动匹配新的阻抗。

新手避坑

新手时常会碰到那种“走线已然完成然而DRC却报出开路”的状况,其缘由在于在叠层尚未锁定之前就变更了介质厚度,解决的办法是,在进行设置以前要先点击File – Export – Technology以此导出技术文件来进行备份,在更改完毕之后再Import回去并锁定。

第2步 动态铜皮填充两种方案对比

方案A:于Shape – Global Dynamic Params之中勾选Smooth(此为实时更新的状况,适宜小面积的板),方案B:在选择Disabled之后手动点击Update to Smooth(这适用于高密度的板,可避免每拖动一根线便卡顿5秒),当板子的元件数量超过2000个的时候要用方案B。

新手避坑

出现大面积地铜缺口或者孤岛,原因在于Smooth模式里自动避让过于激进。将Smooth关闭,进行手动挖空或者添加Void,最终统一实施更新。

第3步 规则管理器报“Line to Line”错误完整解决

所出现的报错信息为:“DRC错误:线路到线路的间距小于3密耳”。而一站式流程涵盖:张开Constraint Manager,进入Spacing,再进入Line to Line,将最小值从3密耳更改至4.5密耳。如果依旧出现报错情况,那就去执行Route – Gloss – Parameters,接着勾选Convert 45° to 90°,随后点击Gloss进行强制重布。最终通过Tools – Database Check来修复数据库。

新手避坑

更改后的规则为何没有生效呢?原因在于旧的线段依旧处于缓存之中。一定要通过Edit – Delete将报错的线段删除掉,接着按照Route – Connect重新进行拉取操作,千万不要使用移动命令。

这一方法对于射频微波板(其阻抗要求在正负百分之二以内)是不适用的,对于高频板而言,要先使用Polar SI9000计算叠构,之后再把它导入Cadence之中。要是仅仅是简单的双面板,那么直接采用Allegro PCB Designer的默认模板会更加节省时间。你最近在运用Cadence进行画板操作的时候,还在哪个功能方面卡住,并且折腾的时间超过了半天呢?把它在评论区发出来,咱们一起查看日志将其解决掉。

微信扫一扫

支付宝扫一扫

版权:
1、本网站名称:智行者IC社区
2、本站唯一官方网址:https://www.2632.net (警惕克隆站点,认准SSL证书指纹:B2:3A:...)
3、本站资源100%原创除软件资源区,侵权投诉请提交权属证明至 xiciw@qq.com (24小时响应)
4、根据《网络安全法》第48条,本站已部署区块链存证系统,所有用户行为数据将保存至2035年3月9日以备司法调取
5、资源观点不代表本站立场,禁止用于商业竞赛/学术造假,违规后果自负
6、违法信息举报奖励200-5000元,通过匿名举报通道提交证据链
7、核心资源采用阿里云OSS+IPFS双链存储,补档申请请使用工单系统
转载请注明出处:https://www.2632.net/doc/3497.html

相关推荐
2026-04-17

本人实际测试了ZDrive SDK v2.3.1,经历过固件签名校验失败的情况,新手依照步骤逐个进行操作,便能…

2026-04-17

实测Altium Designer 25.4的是本人,踩到了因STEP模型与机械层冲突致使无法更新PCB的坑,新手按照步…

2026-04-17

本人实际测试了Python 3.11,踩过在__init__里面使用可变默认参数致使多个实例共同享用同一列表的坑…

2026-04-17

实测西门子3RV2011 – 1AA10断路器,其额定电流为16A,本人踩过隐性短路致使送电就跳闸、然而…

2026-04-16

就本人实际测试Altium Designer 24.0.1而言,在原理图库以及PCB封装引脚映射出现错乱的情况上踩过坑…

2026-04-16

亲身经历实测Altium Designer 24.2,遭遇过DDR3地址线等长约束设置为±5mil却始终无法通过审核,进而…

发表评论
暂无评论

还没有评论呢,快来抢沙发~

点击联系客服

在线时间:8:00-16:00

客服QQ

870555860

客服电话

173-5410-9521

客服邮箱

xiciw@qq.com

扫描二维码

手机访问本站

头部图片
弹窗背景

PCB+嵌入式硬件5月实训预约报名

为助力学员快速掌握 PCB + 嵌入式硬件核心技能,精准匹配电子行业热门岗位需求,直通高薪就业赛道、打通职场晋升通道,2026 年 5 月 PCB + 嵌入式硬件实训课现已正式开启预约报名!老学员推荐报名可享专属惊喜福利,诚邀各位踊跃参与!

立即报名 我知道了