我亲自测试了Altium Designer 24.10.1版本这种情况,遭遇过原理图编译得以通过然而导入到PCB之后网络却失掉的状况这种陷阱,刚上手做这事之人依照下面这3个步骤逐个去操……
我亲自测试了Altium Designer 24.10.1版本这种情况,遭遇过原理图编译得以通过然而导入到PCB之后网络却失掉的状况这种陷阱,刚上手做这事之人依照下面这3个步骤逐个去操作,便能够轻轻松松地躲开这类平常会出现的问题这种情况。
1 强制编译与参数同步
开启原理图,于菜单栏那儿点击工程(即Project),接着进而点击编译PCB工程(也就是Compile PCB Project),随后查看左下角的消息(Messages)面板,要保证是零错误。然后去点击设计(Design)这一项,接下来从原理图更新PCB(Update PCB Document),于弹出的工程变更指令(Engineering Change Order)窗口那里,一定要勾选全部变更,随后点击验证变更(Validate Changes),当确认所有项都出现绿色对勾之后,再去点击执行变更(Execute Changes)。
【初涉者防陷】常常出现的报错是“Component not found”或者“Net not found”。关键缘由大多是原理图元件引脚和PCB封装引脚名不相匹配,举例来说,原理图采用“GND”然而封装采用“0”。解决办法是,打开那家名为库的面板,也就是 Libraries 面板,然后双击那个会报错的元件,接着在属性那里,也就是 Properties 中,去检查查对核对设计条目 ID,也就是 Design Item ID,和 PCB 封装的引脚名,看它们是不是完全一样,要留意大小写,也得注意特殊符号,最后得出结论。
2 关键参数预设 避免布局混乱
于PCB编辑界面之中,去执行设计这一操作,也就是选择Design,接着再去选择规则,即Rules,而后定位至间距那里,也就是Clearance这个选项,随后要新建出一个间距规则。把最小间距设置成0.2mm,原因在于这个数值兼顾了常规板厂的制程能力,其通常是0.127mm – 0.15mm,还兼顾了板子良率,留出0.05mm余量能够有效避免批量生产时出现短路风险,它是成本与可靠性的平衡点。
需要注意的是,新手在这种状况之下,要是直接进行拖动元件的尝试,常常会出现元件飘在板框之外或者呈现出密集堆叠的状况。而其最为关键的原因在于没有设置原点也就是所说的Origin以及捕捉栅格也即Snap Grid。高效率的解决之道:首先按下E-O-S快捷键,把原点设定于板框的左下角位置;接着按下G键,从而将捕捉栅格设置成5mil,以此保障元件放置之际能够整齐地对齐。
3 布线方案取舍 掌握核心指令
【新手需防】于自动完成布线之后,常常会出现数量众多的、呈现为设计规则检查(DRC)方面的冲突情况,所产生的报错信息则表述为“Short-Circuit”。流程的快速解决顺序为:首先,找到工具(Tools),进入设计规则检查(Design Rule Check),勾选全部规则,接着点击运行DRC(Run DRC);其次,着重去关注间距(Clearance)以及短路(Short-Circuit)这两类可能出现的报错;最后,按下J-C快捷键,以此跳转到报错坐标,手动去调整那些线宽太细或者间距太近的线段。
注意,上述的那些操作,是依据常规的双面板设计流程来进行的。要是你的项目涉及到高密度HDI板或者软硬结合板,这类板厂对于过孔以及线宽有着特殊的要求,在此建议你直接把板厂所提供的工艺能力参数表当作规则模板去导入,而不是手动去设置参数。那你的项目在导入PCB的时候,有没有碰到过元件封装完全错乱的那种特别离谱的情况?欢迎在评论区分享一下你的踩坑经历,一块儿躲避风险。
微信扫一扫