针对高速PCB设计而言,差分对走线存在“无过孔打断”这种情况,它所指的是,在从驱动端直至接收端的一整个路径范围里,差分对要尽可能地不借助过孔来实现换层,以此来防止……
针对高速PCB设计而言,差分对走线存在“无过孔打断”这种情况,它所指的是,在从驱动端直至接收端的一整个路径范围里,差分对要尽可能地不借助过孔来实现换层,以此来防止出现参考平面的中断现象,避免阻抗产生突变情况,还要竭力避免回流路径被迫进行绕行情况的发生。此问题直接关联到信号眼图的质量状况,还关系到EMI辐射的相关情况,以及系统的误码率情况,它属于硬件工程师在布局布线阶段必须预先优先开展保障工作的硬约束条件 ,是硬件工程师在布局布线阶段必须优先保障的。是硬件工程师应最先保障的硬约束。
为什么差分对要避免过孔打断
过孔自身是个容性负载,会生成约0.2pF至0.5pF的寄生电容,致使差分阻抗瞬间下降了,更糟糕的是,换层后差分对没了连续参考平面,回流电流得经靠近过孔的过孔或者去耦电容觅得最短路径返回参考层。这一进程会于返回路径上形成环路,进而引入共模噪声。在我调试过的PCIE 4.0项目里,一处未加处理的过孔打断直接叫眼图高度降低了30%,闭合度几乎超标了。
差分对打断参考平面怎么办
若结构限制致使必须进行换层,那么最为有效的办法乃是,在换层过孔的旁边,紧挨着去打一个地过孔,以此为回流电流提供紧邻着的垂直通道。这一个地过孔距离信号过孔的中心距,最好是控制在20mil以内。与此同时,在换层区域的内电层之上,要把所有的参考平面层都掏空非功能焊盘,并且将信号过孔的反焊盘适度加大,用以补偿过孔的寄生电容。我于设计10Gbps以上的SerDes链路时,还会在过孔的周围加两个地过孔呈品字形进行包围,经实测回损改善显著。
差分对无过孔打断如何布局
达成没有过孔打断的目标,在原理图阶段就得着手布局。高速差分類器件适宜放置于同一侧,防止出现跨层走线的情况。倘若BGA扇出实在没办法规避换层,应当使差分对于同一个换层区域内以成对的形式进行换层,而且换层方向要垂直于BGA边上。我一般会要求Layout工程师于布局阶段就将全部高速差分信号预先标记为“无过孔优先级”,哪怕绕道布线,那也不能跨分割,并且给每一对差分配备连续且完整的参考平面区域。
差分对跨分割区如何补救
需知,一旦差分对下方因电源分区或者机械孔排布而遭遇不可避免的跨分割状况,便不可再一味追求“无过孔打断”,而是要采用缝合电容策略。于跨分割起始之处放置0402或者0201封装的100nF电容,该电容一端连接跨出侧的参考层,其另一端接入跨入侧的参考层之以内,目的在于给回流信号提供高频通路。与此同时,差分对在跨分割区域紧紧贴靠着相邻连续参考层进行走线。此方法在我处理过的DDR5数据线跨电源分割情形之时,成功地把眼宽从0.2UI恢复到了0.45UI。
于你处理DDR或者SerDes这般高速差分信号之际,所遭遇的最为棘手的过孔断开场景是这哪一种呢,期许在评论区域分享你的实战事例,同时请予以点赞并且转发给正为信号完整性而深感苦恼的同事。
微信扫一扫