不少工程师与技术人员日常工作里,网表导入系没法避开的环节,也不管是PCB设计、或者电路仿真,又或者系统集成,一份格式无误、信息完备的网表,乃是项目顺利推进的根基……
不少工程师与技术人员日常工作里,网表导入系没法避开的环节,也不管是PCB设计、或者电路仿真,又或者系统集成,一份格式无误、信息完备的网表,乃是项目顺利推进的根基。好多人认为这仅是点几下鼠标的机械性操作,然而实事求是来讲,对于网表导入的理解深度,直接对设计效率以及最终产品质量产生影响。
网表导入总出错是什么原因
导入网表失败,一般并非软件无故出现异常状况,而是文件自身或者环境配置存在问题。常见原因包含原理图以及PCB封装库的引脚编号不相匹配,像三极管于原理图里使用E、B、C,在PCB封装里却变成了1、2、3。也有可能是元器件位号重复,定义采用了非法字符,或者路径之中包含中文字符致使软件无法进行识别。碰到报错时,先将错误信息截图后放大,定位至具体坐标,九成的问题均可从此处找到解决的切入点。
如何保证网表信息完全正确
旨在确保网表精准无误的关键所在是构建起规范的检查流程,于导出网表之前 先在原理图工具里运行电气规则检查 这能够找出悬空引脚以及短接的网络 随后打开生成的网表文件 直接搜寻诸如“?”或“”这类通配符 它们常常表示元器件值没有填写完整 对于高速或者高可靠性设计 会手动核对关键电源和地网络的连接 确认每个电源引脚都有对应的去耦电容 多花费的这一刻钟 能够节省改板的三天时间。
第三方网表怎么导入到PCB软件
对第三方网表进行处理之际,格式转换乃是首个阻碍者。举例而言,像从Capture导出的网表欲进入Allegro,一般来讲需先去生成格式为.txt的第三方网表,之后于PCB软件里借助Import Logic功能,并且挑选正确的转化文件。此转化文件device.txt相当关键,它明确了每个元件的PCB封装名称以及门级交换信息。要是导入之后元件飞线呈现出杂乱无章的状态,很大程度上是转化文件当中的封装名与库里的不一致,这种情况下需要进行手动修正,之后再度进行调用。
网表更新如何保留已有布线
设计进程里原理图更改是极为常见之事,怎样借由新的网表去更新PCB且不致使已布好的线路遗失,所考验的乃是对软件ECO工具的领会,关键准则为“仅增添,不改动”。于导入新的网表之际,务必要启用软件的ECO模式,此模式会生成一个比对文件,其只会加载那些出现变动的网络以及器件;对于已然布好且未产生变动的网络,系统会自行维持原来的状态。在确认进行更新之前,要细心去核对比对日志,明晰哪些网络被删除了、哪些是新添加的,这一步骤能够助力你规避许多不必要的重新来过。
当你的实际工作进程里,遭遇过极其离奇的网表导入报错究竟是什么呢,欢迎于评论区域分享自身经历,一道共同探寻解决方案,要是觉得该文章具备有用性的话可千万不要忘记点赞并分享其中内容的哟!
微信扫一扫